Description
KUC711AE101 3BHB004661R0101
KUC711AE101 3BHB004661R0101具有八个 A/D 采集 IP 模块,可轻松捕获和移动数据。每个 IP 模块都可以从八个 A/D 中的任何一个或测试信号发生器接收数据。强大的链表 DMA 引擎以独特的采集门驱动模式通过 PCIe 接口移动 A/D 数据。在此模式下,在数据采集之前不需要知道链接定义执行的传输长度;相反,它由采集门的长度控制。这在外部门驱动采集并且该门的确切长度未知或可能变化的应用中非常有用。每个 A/D 采集 IP 模块内都有一个 DDC IP 核。由于 A/D 采集 IP 模块的输入路由灵活,因此可以实现许多不同的配置,包括一个 A/D 驱动所有八个 DDC 或八个 A/D 中的每一个驱动自己的 DDC。
KUC711AE101 3BHB004661R0101有独立的 32 位调谐频率设置,范围从 DC 到 A/D 采样频率。每个 DDC 都有自己独特的抽取设置,支持多达 8 种不同的输出带宽。抽取可以从 2 到 32,768 进行编程,提供从 100 MHz 到几 kHz 的带宽,以最适合每种应用。可将数字信号处理 (DSP) 性能提高 50% 以上,同时降低成本、功耗和重量。作为 Jade 架构的核心功能,FPGA 可以访问所有数据和控制路径,从而实现工厂安装的功能,包括数据多路复用、通道选择、数据打包、门控、触发和内存控制。5 GB 的 DDR4 SDRAM 组可供 FPGA 用于定制应用。Gen.3 x8 PCIe 链路可以维持 6.4 GB/s 的系统内存数据传输。八个额外的千兆位串行通道和 LVDS 通用 I/O 线可用于定制解决方案。
Reviews
There are no reviews yet.